#赛老大精彩方案#新型RFSoC能将功耗和封装尺寸减少50-75%,对高效部署5G大规模MIMO和毫米波无线回程至关重要。本文将全程解密新型RFSoC为何可以做到上述的突破~详见下文 http://t.cn/RiZuuDw ​

2月24日 15:56转发|评论

#全可编程加油站# Xilinx最大最“猛”的 UltraScale+ FPGA是在哪个评估板上?答案是VCU118 该评估套件为前沿的 Virtex UltraScale+ FPGA 提供了完美的开发环境,器件在 FinFET 节点提供最高性能与集成功能,包括最高串行 I/O 和处理带宽以及最高片上内存密度。此套件是1+ Tb/s 网络和数据中心到全面集 ​

2月24日 10:52转发|评论

#盟友动态#开发显示控制器的朋友们不要错过这样的好IP!Digital Core Design推出了全面可配置的通用 LCD/TFT 显示器控制器IP核DBLCD3,完美支持赛灵思各个系列FPGA,支持宽的分辨率以及垂直和水平两种同步参数启动方式。显示器的像素时钟可以由内部的像素时钟分频器基于总线时钟生成或者由专用管脚连接 ​

2月23日 16:04转发|评论

扩散!@杨学志_5G创新 @中国通信业 @C114中国通信网 @FPGA开发圈

赛灵思电子Xilinx #赛老大新闻#赛灵思颠覆性技术突破直击5G部署痛点-通过在其16nm All Programmable MPSoC中集成射频(RF)级模拟技术,面向5G无线实现颠覆性集成度和架构突破,新型RFSoC器件将功耗和封装尺寸减少50-75%,对高效部署5G Massive-MIMO无线电和毫米波无线回传至关重要 http://t.cn/RJFbRNr

2月22日 09:54转发|评论

#赛老大新闻#赛灵思颠覆性技术突破直击5G部署痛点-通过在其16nm All Programmable MPSoC中集成射频(RF)级模拟技术,面向5G无线实现颠覆性集成度和架构突破,新型RFSoC器件将功耗和封装尺寸减少50-75%,对高效部署5G Massive-MIMO无线电和毫米波无线回传至关重要 http://t.cn/RJFbRNr ​

2月22日 09:36转发|评论

#UltraScale视频教程#除了用比特流加密外,如何用DPA对策为UltraScale+设计添加额外的安全等级?该教程将指导你快速掌握用OpenSSL生成密钥并导入Vivado中的具体方法和步骤。点击视频 http://t.cn/RJeuVRZ ,立即Get√。 @FPGA开发圈 @赛灵思开源硬件社区 @EETOP赛灵思社区 ​

2月21日 13:54转发|评论

#全可编程加油站#最小化材料清单成本(BOM)的一个方法是:选择一款集具最佳I/O、逻辑功能、原始带宽及处理器功能为一体的FPGA或SoC。为此,我们将为您介绍如何利用Xilinx成本敏感型FPGA及SoC组合的最新成员实现这一目标。 http://t.cn/RJr60BQ ​

2月20日 13:53转发|评论

#开发板与套件#担心前沿FPGA缺少评估开发环境?赛灵思早就准备好了Virtex® UltraScale+™ FPGA VCU118 评估套件,为评估在 FinFET 节点提供最高性能与集成功能的Virtex UltraScale+ FPGA 提供了完美的开发环境,是从1+ Tb/s 网络和数据中心到全面集成的雷达/警示系统等原型应用的完美选择。 ​

2月17日 14:19转发|评论

#开发板与套件#新年新气象!全新Avnet低成本初学者套件UltraZed-EG重磅来袭,集成Zynq UltraScale+ MPSoC是该套件的极大优势之一,它还拥有多分线插座的I/O板卡,电源以及多种附件。UltraZed-EG 分为两个部分,UltraZed-EG SOM高柔性、稳定的系统模块,以及非常重要的I/O扩展载卡。http://t.cn/RJYMkBa ​

2月16日 16:11转发|评论

#工具与IP更新#能够让开发者在数据中心负载加速应用开发时如GPU和CPU那样编程的SDAccel™ 开发环境的最新版本2016.3将在Nimbix公司的云端提供,借助双方的紧密合作,Nimbix 的产品能大幅减少充分利用高性能、高功效 FPGA 所遇到的障碍,从而可加速各行各业的高端计算工作流程。 http://t.cn/RJOaYrt ​

2月15日 13:36转发|评论

#全可编程加油站#在全国人民都在忙碌过#情人节#的时候,赛灵思依然准时更新教程【HLS 教学视频 15:for 循环优化 — 基本性能指标】本节视频,我们将给大家介绍 Vivado HLS 所支持的 “for循环” 的优化方法,着重介绍一些基本概念如 latency, Initial Interval 等,同时介绍了常用的优化方法:流水设 ​

2月14日 16:26转发|评论

#赛老大资料下载#是什么阻碍了你在物联网设计中选择FPGA?很多人会说是成本,那您一定没有看过这篇参考资料!赛灵思为众多物联网设计者专门打造了支持部分或全部系统的成本优化型 FPGA 及 SoC 产品组合,从而可以帮您设计灵活且性能强大的成本优化型物联网系统,快来猛戳下载!http://t.cn/RJC1dYV ​

2月14日 15:17转发|评论

#赛老大芯活动#下周CAR-ELE 大会期间,赛灵思展台将推出一系列基于Zynq SoC 和Zynq UltraScale+ MPSoC器件的ADAS演示,这些演示来自不同的合作伙伴,如您正在为未来汽车产品开发某种基于传感器的电子系统,欢迎莅临! http://t.cn/RJCWQOR ​

2月14日 14:07转发|评论

#全可编程加油站#学习FPGA不发愁!Xilinx汇集了各种实用资源,专门为软件、硬件及系统开发人员打造了嵌入式视觉开发者专区,通过“一站式平台”加速生产力并打造 All Programmable 的差异化嵌入式视觉应用。庞大而丰富的工程设计资源包括软件开发优化库、硬件开发人员视觉 IP、项目以及各种教程。 ​

2月13日 13:49转发|评论

#元宵节#一碗元宵香气存,一个灯谜喜万分!小编代表赛灵思全体员工祝您:分秒充满朝气,刻刻圆满如意,时时开心欢喜,日日万事顺利,月月无忧无虑,年年皆大欢喜。Btw~小编这里也有一个灯谜:黯。能猜对的小伙伴快留言吧! ​

2月11日 10:14转发|评论

#思思大讲堂#全球七大云数据中心除了谷歌之外,都几乎同事开始大秀FPGA,这究竟是为何? http://t.cn/RJVh8wF ​

2月10日 15:46转发|评论

#UltraScale视频教程#如何使用UltraScale+ FPGA多重引导功能来实现可靠的内核更新?点击视频,快速了解用多重引导的Fallback选项对FPGA进行配置的具体操作,以及对FPGA进行可靠的内核更新的详细方法。http://t.cn/RJcn7Vf @FPGA开发圈 @FPGA机器视觉 @赛灵思开源硬件社区 ​

2月10日 14:06转发|评论

#赛老大精彩方案#在专业A/V产业中,实现更高视频分辨率和更快帧速率的推动力已经非常尖锐了。在2017年欧洲荷兰国际视听及系统集成展(ISE 2017)上,赛灵思及其联盟成员将携手为您展示高带宽视频处理和压缩演示等创新演示方案,详见下文↓ http://t.cn/RJGg2bn ​

2月9日 10:25转发|评论

#UltraScale视频教程#如何在本地模式和组件模式下使用IO?在两种模式下,又该如何开始FPGA设计呢?点击视频,了解更多关于SelectIO架构的细节,以及在两种模式下使用IO的比较。http://t.cn/RJ4xkBx ​

2月8日 14:19转发|评论

#UltraScale视频教程#依赖UltraScale架构SEM IP的SEU解决方案是怎样实现的?如何在UltraScale+ 器件中用四组信号线访问SEM IP?点击视频,快速获取在四线或更少的线路中保护UltraScale+器件配置内存的实例教程。http://t.cn/RJLP91S @金牌工程师 @FPGA工程师 @开源硬件 ​

2月7日 15:03转发|评论